Los enlaces de comunicaci´on de banda ancha para comunicaciones PLC (Power-Line Communications) utilizan t´ecnicas de modulaci´on multiportadora basadas en banco de filtros (Filter-Bank Multi-Carrier, FBMC), las cuales permiten mejorar la comunicaci´on a trav´es del canal PLC. Para compensar los efectos adversos introducidos por el canal, en la etapa de recepci´on se incluyen estimadores e igualadores de canal, a costa de aumentar la complejidad del sistema receptor. Entre los igualadores de canal para sistemas FBMC, el igualador L-ASCET (Adaptive Sine-modulated/Cosine-modulated filter bank Equalizer for Transmultiplexers) es uno de los m´as utilizados. Este trabajo propone una arquitectura mixta hardware/software (HW/SW) para la implementaci´on de un igualador de canal L-ASCET con el c´alculo de coeficientes del igualador. Esta propuesta mixta HW/SW hace uso de m´ ultiples n´ ucleos en el desarrollo software, acelerando las tareas implementadas en esta parte.